笑话:
看见楼下老大爷在下棋,我看了一会儿,跟大爷说:大爷,你che没了。
大爷一脸不屑:小朋友,那叫ju。
然后我静静地在那看了两个小时。
对完棋,大爷起身要走。
我说:大爷,我刚才说的不是你的棋,是你的自行ju,被人骑走了。
图:
考虑到芯片在打线封装完毕后要进行测试,刚好最近芯片快要回来了,要准备测试相关的东西,要设计PCB来对芯片进行测试,所以用几篇推文来介绍一下PCB绘制工具Altium Designer (AD)的使用教程。
比较简单的是可以直接在原理图中的某个需要加大线宽的Net上放置一个PCB Rule:
具体实现方式为:依次选择“Place”--"Directives"--"PCB Layout"来在原理图中创建一个PCB的规则指示:
将PCB Rule放置到某个需要加宽的Net上,比如“VSS“,选中Rule并点击Edit进行编辑:
之后进入“Parameter Properties”参数性质设置中,点击“Edit Rule Values”:
选择Routing中的Width Constraint(宽度约束):
然后在左下角可以选择线宽的单位,上方填写最小值、优选值和最大值。
给出自己的电源地设置的值(供参考):
这样在从原理图更新到PCB时,我们可以在PCB Layout编辑页面看到里面的“Rule”规则里面会多出来几个Width的规则:
后边让软件自动布线时,软件会自动采用这种规则来对这些特殊的Net执行特殊的布线,类似于ICC里面为时钟线布线采用的dwds(double width double space)这种DNR。
如果喜欢本公众号也请多多分享哟,谢谢您的关注