zoukankan      html  css  js  c++  java
  • FPGA中计数器设计探索


    FPGA中计数器设计探索,以计数器为32位为例:

    第一种方式,直接定义32位计数器。

    reg [31:0]count;

    quartus ii 下的编译,资源消耗情况。

    85C模型下的时钟频率。

     

    0C模型下的时钟频率。

     

    chip planner下资源分布情况。

    第二种方式,定义2个16位计数器。

    reg [15:0]count1,count2;

    quartus ii 下的编译,资源消耗情况。

    85C模型下的时钟频率。

     

    0C模型下的时钟频率。

     

    chip planner下资源分布情况

    从上述两种情况来看,结合C4内部LAB的结构,两种方式消耗资源一样多,两种模型下的时钟频率比较接近。

    值得注意的是,以上测试是在资源足够频率不高的条件下测试的。根据经验,当资源使用较多,时钟频频较高时,建议使用方式二。


    版权所有权归卿萃科技 杭州FPGA事业部,转载请注明出处

    作者:杭州卿萃科技ALIFPGA

    原文地址:杭州卿萃科技FPGA极客空间 微信公众号


    扫描二维码关注杭州卿萃科技FPGA极客空间


  • 相关阅读:
    Centos7源码安装mysql及读写分离,互为主从
    Linux简介及Ubuntu安装
    CentOS7 IP自动获取
    memcached总结
    CentOS7安装iptables防火墙
    centos 7.0 mono&Jexus V5.5.3安装
    设置背景模糊效果
    vue 动画过渡
    sticky footer
    设置最低高度为100%
  • 原文地址:https://www.cnblogs.com/alifpga/p/8706239.html
Copyright © 2011-2022 走看看