zoukankan      html  css  js  c++  java
  • FPGA中PLL模块的使用注意事项

            在FPGA各个大小项目中,PLL是一个关键的部分。它可以进行分频和频,还可以产生一定的相位差。它比定时器计数分频的好处在于,它稳定,没有产生毛刺,噪声。

    但是PLL启动到稳定需要一定的时间,PLL稳定后供给后面模块计数需要一定的时间。

            常用的设计思路是:

                             子模块不断复位,直到PLL时钟稳定下来,复位停止。

            使用的代码为:

              assign   zi_rst_n  = sys_rst_n && locked_w;

        代码分析:因为系统和子模块的复位都是低电平,PLL稳定下来后,locked_w变为1,否则为0.

                                     那么在系统未稳定的时候,zi_rst_n 一直为零,直到稳定才为1.

  • 相关阅读:
    shiro的授权与认证
    spring-aop
    GC选择之串行收集与并行收集
    4. Tomcat调优
    spring boot 启动 开启注解 加载 bean
    一、JavaScript实现AJAX(只需四步)
    DVWA安装
    CTF入门指南
    Metasploit 学习
    JSP笔记
  • 原文地址:https://www.cnblogs.com/cjyc/p/11255804.html
Copyright © 2011-2022 走看看