zoukankan      html  css  js  c++  java
  • CPU频率和FSB瓶颈

    作者:啸风 2004年10月02日 10:43 来源:赛迪网【赛迪网讯】英特尔计划在即将推出的奔腾4极限版(Pentium4Extreme Edition)芯片中使用速度更高的前端总线(FSB),通过突破这一关键的系统性能瓶颈进一步提供芯片的速度。


      据国外知名调研网站TheInquirer第一时间在英特尔公司网站上发现的内部文件表明,英特尔很快将发布925XE芯片集,即此前推出的925X芯片集添加1066MHz前端总线支持。目前Pentium4使用的是800MHz的前端总线连接处理器和内存,该速度是提高整个系统性能的瓶颈。

      据文件显示,英特尔打算不久的将来推出支持1066MHz前端总线的3.46-GHzPentium4极限版处理器,同时推出的还有2MBLevel 3缓存。

      Pentium4极限版芯片是英特尔台式PC的领导者,但高性能带来的也是高成本,极限版芯片是最强大的Pentium4芯片价格的两倍。

      不仅仅提高时钟频率

      此前英特尔一直依赖于通过提高芯片的时钟频率来改善性能,而去年以来由于90纳米芯片遇到的温度困扰,无法单纯依靠时钟速度来提高性能,因此英特尔转向超线程(hyperthreading)和缓存等其它办法。然而,芯片时钟速度仍然需要进一步的提高。

      MercuryResearch的首席分析师迪安·麦卡伦表示,大多芯片设计师认为,一旦处理器的时钟速度超过了前端总线的四到五倍,处理器就会处于等待数据的状态,其性能也大打折扣。

      麦卡伦表示,800-MHz的前端总线和3.4-GHz的芯片之间就存在以上的矛盾。因此,可以借助更高速度的前端总线来提高时钟速度,并充分使用多余的时钟周期。英特尔承诺2005年第一季度将推出4-GHzPentium4 芯片。

      设计永远求新

      包括AMD在内的英特尔的主要竞争对手稍稍改变了芯片的设计,加入一个集成内存控制器。麦卡伦说,以上设计把芯片上复杂的控制装置集中到了处理器上,大大减少了数据从内存到处理器传输过程中的等待时间(Latency)。等待时间是衡量信号传输的一个主要依据,设计者都力求把它降到最低。

  • 相关阅读:
    深入 聚集索引与非聚集索引(一)
    mysql 忘记root密码(linux ok, windows 没试)
    (转)关于中国的互联网
    log4j:启动tomcat发现 log4j:WARN No appenders could be found for logger 解决办法 转载
    log4j
    书签
    高级数据模型
    silverlight第三方控件
    实体框架资源
    RIASilverlight 程序开发框架3
  • 原文地址:https://www.cnblogs.com/jjkv3/p/2454195.html
Copyright © 2011-2022 走看看