zoukankan
html css js c++ java
02:奇数单增序列
02:奇数单增序列
总时间限制:
1000ms
内存限制:
65536kB
描述
给定一个长度为N(不大于500)的正整数序列,请将其中的所有奇数取出,并按升序输出。
输入
共2行:
第1行为 N;
第2行为 N 个正整数,其间用空格间隔。
输出
增序输出的奇数序列,数据之间以逗号间隔。数据保证至少有一个奇数。
样例输入
10 1 3 2 6 5 4 9 8 7 10
样例输出
1,3,5,7,9
#
2
1
查看全文
相关阅读:
NiosII软处理器快速入门- 10分钟学会NiosII(2)
FFT算法的一种FPGA实现
32个最热CPLDFPGA论坛
NiosII软处理器快速入门- 10分钟学会NiosII(3)
基于FPGA/CPLD设计与实现UART
NiosII软处理器快速入门- 10分钟学会NiosII(1)
LCD 的分类和显示原理
iis6.0重写成html设置
p标签之间的行距问题
ie6 png图片透明方法
原文地址:https://www.cnblogs.com/lyqlyq/p/6596959.html
最新文章
获取字符串的真实长度
VS2005 SP1安装问题
javascript 弹出窗口
自己玩的定时关机小软件
经典电影配乐推荐【转载】
关于程序修改web.config文件的整理收集
C#加密方法汇总(SHA1加密字符串,MD5加密字符串,可逆加密等)
针式个人知识库管理系统版本开发计划
还需要“另存为”吗?
针式PKM有别于Windows资源管理器和其它软件的特点
热门文章
[转]Google推Gears 离线运行网络程序
如何集成Google桌面搜索的一个实际应用
针式个人知识库管理系统V2.6.1多文件格式支持版本
Saas:我的观察报告
[转]程序员,你离坐牢还有多远?做共享软件和外包软件等的朋友要注意了!
“黑盒测试管理”以外的编程经验片断
软件整合
超宽带(UWB)无线通信技术介绍
CRC(Cyclic Redundancy Check)算法与实现
基于XC2V1000型FPGA的FIR抽取滤波器的设计
Copyright © 2011-2022 走看看