zoukankan      html  css  js  c++  java
  • altera小实验——第一个demo指导书

    开发板型号:DE-2

    FPGA型号:EP2C35F672C6N

    软件型号:Quartus II 13.0

    电源:输出DC(直流)9V 1.3A

    下载线:USB-方口下载线

    准备

    接好电源线数据线,并等待数据驱动安装,若安装不成功则手动安装;
    手动安装驱动:控制面板---硬件和声音---设备管理器---通用串行总线控制器,注意有叹号或者×号的总线选项,右键---更新驱动程序软件---浏览计算机以查找驱动程序软件,选择altera目录文件中的drivers文件夹即可;

    正式开始
    建立工程

    注意器件选择

    工程建立完成

    编写代码。可以通过任意代码编译器代码编译。保存文件为work.v

    module work(
             SW,
             LEDR
             );
    input [17:0]SW;
    output[17:0]LEDR;
     
    assign LEDR = SW;  //点亮switch对应的LED灯
     
    endmodule

    添加文件到工程。Project---add/remove files in project,add work.v到工程中,点击files块可以看到已添加的文件。

    编译工程。双击CompileDesign
    分配管脚

    分配管脚的方法可以额通过CVS文件分配或者手动分配。

    使用文件分配:assignment---import assignment,选择DE2_pin_assignments.csv。若顶层文件管脚名称与CVS文件中一致,则可直接分配完成。


    点开assignment---pin planner可以看到管脚已分配。


    手动分配。点击pin planner手动分配管脚。

    重新编译文件。
    双击program device(open programmer)。点击Hardware中选择USD-Blaster,若检测到FPGA,则如下图;否则,关闭工程重新打开。

    烧写程序。点击start,在右上方progress显示进度。

    验证效果。波动SW按键观察LEDR灯显示。

  • 相关阅读:
    阿里云help
    Docker 介绍和使用
    LoadRunner 技巧之 IP欺骗
    LoadRunner 技巧之THML 与 URL两种录制模式分析
    LoadRunner使用动态链接库技术
    浅谈软件性能测试中关键指标的监控与分析
    如何准备性能测试数据
    LoadRunner检查点使用小结
    LoadRunner性能测试样例分析
    web性能测试基本性能指标
  • 原文地址:https://www.cnblogs.com/mingmingruyue99/p/7202012.html
Copyright © 2011-2022 走看看