zoukankan      html  css  js  c++  java
  • 编译前后保存database

    保存database

    1.编译前保存database

    1. 保存hierarchy ddc

      write -f ddc -hier -out ddc/gtech.ddc
      
    2. 保存各模块ddc

      write -f ddc -out TOP.ddc(default)(current_design)
      write -f ddc MODULE_A -out MODULE_A.ddc
      write -f ddc MODULE_B -out MODULE_B.ddc
      

    2.编译后保存database

    1. 写出netlist及ddc

      netlist为第三方工具准备,为确保第三方工具兼容性,写出网表前用change_names -rule verilog -hier命令

      # ====================================================== #
      # apply constraint
      source design.con
      check_timing
      # ====================================================== #
      # compile
      compile -boundary -map -scan high
      # ====================================================== #
      # write netlist
      change_names -rule verilog -hier
      write -f verilog -hier -out netlist/design_name.compile.v
      # ====================================================== #
      # write ddc
      write -f ddc -hier -out ddc/compile.ddc
      
  • 相关阅读:
    hdu1242 Rescue BFS广搜 + 优先队列
    hdu 1430 魔板
    康托展开
    hdu 4394 Digital Square(bfs)
    hdu 1969 Pie
    KMP模板
    hdu 1846 Brave Game
    循环赛日程表
    hdu 1022 Train Problem I
    整数划分问题
  • 原文地址:https://www.cnblogs.com/movit/p/14827570.html
Copyright © 2011-2022 走看看