1.fpga完成yuv2rgb, 同时奇场存在bank0,偶场存在bank1; 奇偶两场PC读上来后再合并. 因对PC端而言,yuv2rgb更耗时间;
2.参照<基于FPGA的图像处理算法及压缩编码的研究与实现>西南交大硕士论文, 奇场保存在sdrambank空间的奇数行,偶场保存在偶数行;
3.调用altera的IP核.
4.晚上看到的这篇文章:http://www.cnblogs.com/oomusou/archive/2008/12/09/verilog_ycrcb2rgb.html
暂时有以上4种方案, 个人偏向于1, 因现有的成熟代码sdram部分使用了burst,burst和方案2有冲突了; 其实4应该最节省时间但有点难度哦。