20145231《信息安全系统设计基础》第7周学习总结
教材学习内容总结
计算机程序一个基本属性是局部性。
第六章 存储器层次结构
存储技术
随机访问存储器(RAM)
静态RAM(SRAM):用来作为高速缓存存储器,每个位存储在一个双稳态的存储器单元里。双稳态:电路可以无限期的保持在两个不同的电压配置或者状态之一。只要供电,就会保持不变。
动态RAM(DRAM):用来作为主存以及图形系统的帧缓冲区。将每个位存储为对一个电容的充电,当电容的电压被扰乱之后,他就永远都不会再恢复了。暴露在光线下会导致电容电压改变。
DRAM芯片中的单元(位)被分成了d个超单元,每个超单元都由w个DRAM单元组成, 一个d*w的DRAM共存储dw位信息。超单元被组织成一个r行c列的长方形阵列,rc=d。每个超单元的地址用(i,j)来表示(从零开始),i表示行,j表示列。设计成二维矩阵是为了降低芯片上地址引脚的数量。
信息通过称为引脚的外部连接器流入/流出芯片,每个引脚携带一个1位信号。
每个DRAM信号被连接到称为存储控制器的电路,电路每次传输量为8位。行地址i,RAS请求;列地址j,CAS请求共享相同的DRAM地址引脚。
快页模式DRAM(FPM DRAM):允许对同一行连续的访问可以直接从行缓冲区得到服务,避免内部行缓冲区使用一个丢弃其他的现象。
扩展数据输出DRAM(EDO DRAM):允许单独的CAS信号在时间上靠的更紧密一点。
同步DRAM(SDRAM):用驱动存储控制器相同的外部时钟信号的上升沿来替代许多的异步信号,速度更快。
双倍数据速率同步DRAM(DDR SDRAM):通过使用两个时钟沿作为控制信号,使得DRAM的速度翻倍。
RambusDRAM(RDRAM):增大了最大带宽。
视频DRAM(VRAM):用在图形系统的帧缓冲区中,允许对存储器并行的读和写。
如果断电,DRAM和SRAM都会丢失信息,非易失性存储器——只读存储器:ROM。ROM是以他们能够被重编程的次数和对他们重编程的机制来区分的。可编程ROM(PROM)、可擦写可编程ROM(EPROM)、电子可擦除ROM(EEPROM)、闪存。
总线:数据流通过其的共享电子电路在处理器和DRAM之间传送。是一组并行的导线,能携带地址、数据和控制信号。
总线事务:CPU和主存之间的数据传送的过程。读事务,从主存传数据到CPU;写事务,从CPU传数据到主存。
I/O桥:将系统总线的电子信号翻译成存储器总线的电子信号。系统总线连接CPU和I/O桥,控制总线连接I/O桥和主存。
读写事务都由三个步骤组成。
磁盘存储
磁盘构造:磁盘由盘片构成,表面覆盖着磁性记录材料,中央有一个可以旋转的主轴 ,旋转速率大约为5400-15000每分钟。磁盘的每个表面是一组称为磁道的同心圆组成,每个磁道被划分为一组扇区,扇区之间由一些间隙隔开,间隙存储用来标识扇区的格式化位。
磁盘容量由以下技术因素决定:记录密度(位/英寸):磁道一英寸的段中可以放入的位数,磁道密度(道/英寸):从盘片中心出发半径上一英寸的段内可以有的磁道数,面密度(位/平方英寸):记录密度与磁道密度的乘积。
磁盘操作:磁盘用读/写头来读写存储在磁性表面的位,而读写头连接到一个传动臂一端,通过移动转动臂将读写头定位在磁道上的机械运动称为寻道。磁盘以扇区大小的块来读写数据,对扇区的访问时间有三个主要的组成部分:寻道时间:转动臂将读/写头定位到包含目标扇区的磁道上所需时间;旋转时间:驱动器等待目标扇区的第一个位旋转到读/写头下的时间;传送时间:读写并传送该扇区内容的时间。
逻辑磁盘块:现代磁盘将盘面的构造视为一个B个扇区大小的逻辑块序列,磁盘控制器维护着逻辑块号和实际磁盘扇区之间的映射关系。逻辑块号可识别为一个盘面、磁道、扇区三元组,唯一的标识了相对应的物理扇区。内存可以看成字节数组、磁盘可以看成块数组。
连接到I/O设备:所有的I/O设备都是通过I/O总线连接到CPU和主内存。有三种不同类型:通用串行总线:一个广泛的使用标准,用于连接各种外围I/O设备;图形卡(或适配器):包含硬件和软件逻辑,代表CPU在显示器上画像素;主机总线适配器: 将一个或者多个磁盘连接到I/O总线,使用一个特别的主机总线接口定义的通信协议。
访问磁盘:CPU使用一种称为存储器映射I/O的技术向I/O设备发出命令,地址空间中为I/O设备通信保留的地址称为I/O端口。
固态硬盘是一种基于闪存的存储技术。
一个SSD包由一个或者多个闪存芯片和内存翻译层组成,闪存芯片替代旋转磁盘中的机械驱动器,而闪存翻译层将对逻辑块的请求翻译成对底层物理设备的访问。
存储技术趋势:不同的存储技术有不同的价格和性能折中,不同存储技术的价格和性能属性以截然不同的速率变化着。
局部性
一个编写良好的计算机程序倾向于引用邻近于其他最近引用过的数据项,或者最近引用过的数据项本身。有良好局部性的程序比局部性差的程序运行的更快,在硬件层引入高速缓存存储器就体现了局部性原理。
时间局部性(temporal locality):被引用过一次的存储器位置在未来会被多次引用(通常在循环中)。
空间局部性(spatial locality):如果一个存储器的位置被引用,那么将来他附近的位置也会被引用。
一个连续向量中,每隔k个元素进行访问,被称为步长为k的引用模式,具有步长为1的引用模式称为顺序引用模式,随着步长增加空间局部性下降。
代码区别与程序数据的一个重要属性就是在运行时指令是不能被修改的。
局部性小结:重复引用同一个变量的程序有良好的时间局部性;对于具有步长为k的引用模式的程序,步长越小,空间局部性越好;对于取指令来说,循环具有良好的时间和空间局部性。循环体越小,迭代次数越多局部性越好。
存储器层次结构
高速缓存是一个小而快速的存储设备,作为存储在更大、更慢的设备中的数据对象的缓冲区域。每一层存储器被划分成连续的数据对象片,称为块,每个块都有唯一的对象和名字。数据总是以块大小为传送单元在第k层和第k+1层之间来回拷贝。
缓存命中:当程序需要第k+1层的某个数据对象d时,首先在当前存储的第k层的一个块中查找d,如果d刚好在第k层中,则称为缓存命中。
缓存不命中:如果k层中没有缓存数据d,则称为缓存不命中,此时要从k+1层取出包含d的块,可能会覆盖(替换/驱逐)现在的一个块(牺牲块)。决定该替换哪个快是缓存的替换策略来控制的。(例如,随机替换策略/LRU策略)
缓存不命中的种类:(1)强制性不命中/冷不命中:第k层缓存是空的(冷缓存),只是短暂的状态,不会在反复访问存储器使得缓存暖身之后的稳定状态出现;(2)冲突不命中:第k+1层的第i块,必须放置在第k层的块(imod4)中,这种限制性的放置策略引起冲突不命中。
高速缓存存储器
一个计算机系统每个存储地址有m位,形成M=2^m个不同的地址。
高速缓存被组织成一个有S=2s个高速缓存组的数组,每个组包含E个高速缓存行,每个行是由一个B=2b字节的数据块、一位有效位以及t=m-(b+s)个标记位组成,唯一标识存储在这个高速缓存行中的块。
高速缓存的结构用元组(S,E,B,m)来描述,高速缓存的大小C=SEB。
地址划分为:s个组索引位:一个无符号整数,说明字必须存储在哪个组中、t个标记位:组中的哪一行包含这个字、b个块偏移位:在B个字节的数据块中的字偏移。
直接映射的高速缓存(E=1)
直接映射高速缓存中的组选择:高速缓存从要抽取的字的地址中抽取出S个组索引位,这些位被解释成一个对应于一个组号的无符号整数。
直接映射高速缓存中的行匹配:当且仅当设置了有效位,而且高速缓存行标记与w的地址中的行标记相匹配时,这一行中包含w的一个拷贝。
直接映射高速缓存中的字抽取:块偏移位提供了所需要的字的第一个字节的偏移。
直接映射高速缓存中不命中时的行替换:需要从存储器层次结构中的下一层取出被请求的块,然后将新的块存储在组索引位指示的组中的一个高速缓存行中。
组相联高速缓存
组相联高速缓存中的组选择:与直接映射高速缓存中的组选择一样,组索引位标识组。
组相联高速缓存中的行匹配和字选择:把每个组看做一个小的相关联存储器,是一个(key,value)对的数组,以key为输入,返回对应数组中的value值。高速缓存必须搜索组中的每一行,寻找有效的行其标记与地址中的相匹配。
组相联高速缓存中不命中时的行替换:最简单的替换策略是随机选择要替换的行,其他复杂的策略则使用了局部性原理,例如最不常使用、最近最少使用等。
全相联高速缓存
全相联高速缓存中的组选择:只有一个组,没有组索引位。
全相联高速缓存中的行匹配和字选择:与组相连高速缓存是一样的,但规模大很多,因此只适合做小的高速缓存,例如虚拟存储系统中的翻译备用缓冲器。
有关写的问题
写命中:(1)直写:立即将w的高速缓存块写回紧接着的低一层中,虽然简单但每次都会引起总线流量。(2)写回:尽可能地推迟存储器更新,只有当替换算法要驱逐更新过的块时,才把它写到低一级的块中。减少流量但增加了复杂性。
写不命中:(1)写分配:加载相应的低一层中的块到高速缓存中,然后更新这个高速缓存块。(写回)(2)非写分配:避开高速缓存,直接把这个字写到低一层中。(直写)
高速缓存参数的性能影响
高速缓存大小的影响、块大小的影响、相联度的影响、写策略的影响。
编写高速缓存友好的代码
确保代码高速缓存友好的基本方法:(1)让最常见的情况运行的快。(2)在每个循环内部缓存不命中数量最小。
存储器山
一个程序从存储系统中读数据的速率称为读吞吐量,或者读带宽,通常以兆字节每秒(MB/s)为单位。
读带宽的时间和空间局部性的二维函数称为存储器山。
实践学习总结
按照王嘉澜同学的博客指导完成了规范的代码托管,同时也认同这样有层次分类别的托管代码及文档资料更加方便以后的查看和使用。
查看结构:
敲入习题中的代码体会程序的局部性思想:
学习过程中的问题和解决过程
教材学习中遇到的问题
1、通过对p388页连接CPU和总线结构图的学习,更深入的理解了汇编指令的含义,如:movl A,%eax
该指令表示的是地址A的内容被加载到寄存器%eax中,这其中关键的步骤是访问存储器:CPU将地址A通过总线传到存储器,从存储器读到地址取出相关数据传回来,CPU从总线上读数据并拷贝到寄存器中;
2、在p394页的习题6.4中估计读文件的最优时间,对答案有点质疑:首先是假设逻辑块连续,这没有问题,就是第一个逻辑块的时间加上转了2圈整的时间,但是对于第一个逻辑块的时间计算我认为还可以更短些:旋转时间可以为0而不是平均旋转时间。虽然结果只差了一点,但我认为这才是最优的;
3、p404习题6.9中不理解程序是怎么以步长不为一的模式在结构中跳转的;
-待解决
4、p413不理解高速缓存存储器的具体工作过程,地址和组有什么对应关系,不是很理解表格内容,习题6.11不会做,答案无详解;
-待解决
实践中遇到的问题
暂无
代码托管截图
心得体会
本周通过对存储器层次结构的学习,了解了基本的存储设备和存储技术,了解了DRAM和SRAM的特点及不同的应用,知道了只读存储器和RAM存储器的区别,以及磁盘的结构和存储,理解了逻辑磁盘块的使用带来的便利;同时,更是明白了评判程序优劣的指标:程序局部性:空间和时间局部性并通过p402—403的小程序从程序的取指及数据的引用两个方面思考了程序的空间及时间局部性好坏;然后还学习了存储器的层次结构并与之前的硬件知识结合理解,知道了一些基本概念:缓存命中、缓存管理等...初步了解了高速缓存存储器的结构,但是对于其工作过程还是不太理解。
学习进度条
博客量(新增/累积) | 学习时间(新增/累积) | 重要成长 | |
---|---|---|---|
目标 | 30篇 | 400小时 | |
第一周 | 2/2 | 20/20 | 学习了Linux核心命令 |
第二周 | 2/4 | 21/41 | 学习了vim、gcc、gdb指令 |
第三周 | 2/6 | 20/61 | 学习了信息的表示和处理,了解了二进制在计算机系统中的重要性 |
第五周 | 2/8 | 20/81 | 学习了机器级程序,读懂汇编代码 |
第七周 | 2/12 | 18/118 | 了解了存储器层次结构及存储技术 |