zoukankan      html  css  js  c++  java
  • Quartus II使用Testbench方法

    题外话:给学妹讲解Modelsim的时候,老是提示design unit not found,纠结了一个小时。后来才恍然大悟,modelsim不支持图形模式仿真,必须convert to HDL file才行。其实3年前自己就犯过这个错误,老是记不住啊。

    1、建立好工程,编译无错。

    2、点击菜单栏中processing,选择start,选择start testbench template write。此时会自动生成testbench模板到项目文件夹simulation里面,后缀为.vt

    3、在quatusii界面打开.vt文件,进行修改编辑。

    4、在项目管理窗器件上右击选择件Device打开如下界面

    点击

    弹出

    点击NEW,打开如下界面

    5、按照.vt内容填写上面内容

    例如:

    module freq01_vlg_tst();

    freq01 i1 (

    // port map - connection between master ports and signals/registers  

           .clk(clk),

           .f_10k(f_10k),

           .f_30k(f_30k),

           .f_50k(f_50k),

           .rst_n(rst_n)

    );

    填写如下

    单击…

    选择modelsim文件夹下.vt文件

    点击确认,所有设置就完成了

    6、点击Tools>RUN EDA simulation Tools>RUN RTL simulation即可。若无错误,系统可自动调用Modesim,直到弹出仿真图形。

  • 相关阅读:
    HI3518+RTSP(转)
    Linux常用命令英文全称与中文解释(转)
    旋转编码器正反转检测
    shell文件操作大全(转)
    makefile文件操作大全(转)
    Linux文件操作高频使用命令(转)
    浅谈linux中的根文件系统(转)
    分压电阻采样问题(转)
    python实现邮件发送
    50个很棒的Python模块
  • 原文地址:https://www.cnblogs.com/yuesheng/p/2090385.html
Copyright © 2011-2022 走看看