zoukankan      html  css  js  c++  java
  • 6410 uboot stage 1

    6410UBOOT学习:

    上电开始,硬件自动取Bootloader前4K的内容放到Steppingstone中,Steppingstone其实是个SRAM,而不是SDRAM,大小8K。并且物理地址的零地址也映射在这儿,用于复位时用。这个sram也就是esram,原来物理地址是0x0c00_0000-0x0fff_ffff,用作nandflash启动时,会被重映射为零地址,就是2个物理地址映射到同一个地方。

    在Steppingstone中开始执行拷贝过来的代码,包括start.S(这只是bootloader的一部分),做了上图第一阶段的工作,其中拷贝的代码只是整个bootloader,拷贝到SDRAM中,而不是内核镜像。拷贝结束后就在SDRAM中运行,不过第一阶段还会执行一遍,start.S中的汇编部分会判断代码在Steppingstone还是在SDRAM中,从而选择不同的分支执行。就是对于要不要拷贝代码做出选择。在执行完第二阶段就会拷贝内核代码,通过函数调用直接进入内核执行,这样就完成了内核的引导启动过程。

    解释下地址映射,这个物理地址为什么对应这个设备,与硬件逻辑有关,是否可以重新映射也是需要硬件支持的。所以你可以给一个实际存储块2个不同物理地址,这是可行的。

    上面说的都是物理地址,当启动MMU后,就会使用虚拟地址,一般PC机中虚拟地址只是针对内存而言的,并不对应存储设备,如硬盘。访问块设备一般需要使用文件系统。

    其中SDRAM中的UBOOT镜像就是start.S中拷贝过去的。SDRAM称之为内存。作为内存有堆区,有栈区,有全局变量区,有中断向量表区,有引导代码区,还有后来用户程序进来存放的区域。提到了内存就要说起MMU,开启了MMU,以后就都开始使用虚拟地址了。
    6410 start.S
    #include <config.h>
    #include <version.h>
    #ifdef CONFIG_ENABLE_MMU
    #include <asm/proc/domain.h>
    #endif
    #include <regs.h>

    #ifndef CONFIG_ENABLE_MMU
    #ifndef CFG_PHY_UBOOT_BASE
    #define CFG_PHY_UBOOT_BASE    CFG_UBOOT_BASE
    #endif
    #endif

    /*
     *************************************************************************
     *
     * Jump vector table as in table 3.1 in [1]
     *
     *************************************************************************
     */
    // 这是在定义u-boot的启动定义入口点,汇编程序的缺省入口是 start标号,用户也可以在连接脚本文件中用ENTRY标志指明其它入口点。
    .globl _start
    _start: b    reset    //复位向量   复位 0x0   用b跳转,是因为在MMU启动之前就要跳转,所以跟其他的异常不一样
        ldr    pc, _undefined_instruction     //未定义的指令异常 0x4
        ldr    pc, _software_interrupt        //软件中断异常 0x8
        ldr    pc, _prefetch_abort            //预取指令 0xc
        ldr    pc, _data_abort                //数据 0x10
        ldr    pc, _not_used                  //未使用 0x14
        ldr    pc, _irq                       //慢速中断异常 0x18
        ldr    pc, _fiq                       //快速中断异常 0x1c

    _undefined_instruction:
        .word undefined_instruction   //假设undefined_instruction是0x0000ffff,这个数据会根据平台产生,然后把undefined_instruction的值给PC
    _software_interrupt:
        .word software_interrupt //.word伪操分配了一段字内存单元(分配的单元都是字对齐的),并用伪操作中的Start进行初始化(.long和.int作用与之类似)
    _prefetch_abort:
        .word prefetch_abort     //把一个常量赋值给一个变量。所谓分配内存单元,就好比int时,占有4个字节内存一样。
    _data_abort:
        .word data_abort
    _not_used:
        .word not_used
    _irq:
        .word irq
    _fiq:
        .word fiq
    _pad:
        .word 0x12345678 /* now 16*4=64 */
    .global _end_vect
    _end_vect:

        .balignl 16,0xdeadbeef  //将地址对齐到16的倍数,为了对齐而空闲的部分是用后面的值填充
    /*
     *************************************************************************
     *
     * Startup Code (reset vector)
     *
     * do important init only if we don't start from memory!   如果在ram中执行,就不要拷贝代码了 比如说复位
     * setup Memory and board specific bits prior to relocation.
     * relocate armboot to ram
     * setup stack
     *
     *************************************************************************
     */

    _TEXT_BASE:
        .word    TEXT_BASE//TEXT_BASE在开发板相关的目录中的/u-boot-1.1.6/board/smdk2410/config.mk文档中定义,他定义了代码在运行时所在的地址,那么_TEXT_BASE中保存了这个地址
    //TEXT_BASE基地址没有MMU时就是物理地址0x57e00000,有MMU时对应的虚拟地址就是0xc7e00000
    /*
     * Below variable is very important because we use MMU in U-Boot.
     * Without it, we cannot run code correctly before MMU is ON.
     * by scsuh.
     */
    _TEXT_PHY_BASE:
        .word    CFG_PHY_UBOOT_BASE    //这个是宏定义的  UBOOT在SDRAM中的物理地址  0x57e0_0000

    .globl _armboot_start
    _armboot_start:
        .word _start

    /*
     * These are defined in the board-specific linker script.
     */
    .globl _bss_start
    _bss_start:
        .word __bss_start

    .globl _bss_end
    _bss_end:
        .word _end

    #ifdef CONFIG_USE_IRQ
    /* IRQ stack memory (calculated at run-time) */
    .globl IRQ_STACK_START
    IRQ_STACK_START:
        .word    0x0badc0de   //把0x0badc0de赋值给变量IRQ_STACK_START

    /* IRQ stack memory (calculated at run-time) */
    .globl FIQ_STACK_START
    FIQ_STACK_START:
        .word 0x0badc0de
    #endif

    /*
     * the actual reset code
     */
    //上电或复位后都跳到这里,但是执行的地址不一样   nandflash启动的时候,物理地址零地址映射到SRAM
    reset:   
        /*
         * set the cpu to SVC32 mode   操作系统使用的保护模式
         */
        mrs    r0,cpsr            //cpsr中的值放到ro中去
        bic    r0,r0,#0x1f        //清除低5位为0
        orr    r0,r0,#0xd3        //或运算  相应位置位
        msr    cpsr,r0            //更新cpsr专用寄存器
    //实现了两个功能.1,disable 外部中断(IRQ)与快速中断(FIR).2,把系统设为SVC32状态(超级保护)即M4~M1=10011。
    /*
     *************************************************************************
     *
     * CPU_init_critical registers
     *
     * setup important registers
     * setup memory timing
     *
     *************************************************************************
     */
             /*
             * we do sys-critical inits only at reboot,
             * not when booting from ram!
             */
    cpu_init_crit://主频的初始化 和 相关控制器的初始化,比如SDRAM
        /*
         * flush v4 I/D caches
         */
        mov    r0, #0
        /* 使I/D cache失效:将寄存器r0的数据传送到协处理器p15的c7中。C7寄存器位对应cp15中的cache控制寄存器 */
        mcr    p15, 0, r0, c7, c7, 0    /* flush v3/v4 cache */
        /* 使TLB操作寄存器失效:将r0数据送到cp15的c8、c7中。C8对应TLB操作寄存器 */
        mcr    p15, 0, r0, c8, c7, 0    /* flush v4 TLB */

        /*
         * disable MMU stuff and caches
         */
        mrc    p15, 0, r0, c1, c0, 0
        bic    r0, r0, #0x00002300    @ clear bits 13, 9:8 (--V- --RS)
        bic    r0, r0, #0x00000087    @ clear bits 7, 2:0 (B--- -CAM)
        orr    r0, r0, #0x00000002    @ set bit 2 (A) Align
        orr    r0, r0, #0x00001000    @ set bit 12 (I) I-Cache
        mcr    p15, 0, r0, c1, c0, 0

        /* Peri port setup */
        /* 通过CP15 c15 设置外设基地址为0x70000000,地址空间为256M
         *
         *  Base Address   UPN/SBZ  SIZE
         * |31----------12|11---5 | 4--0|
         *
         * 0x13 Means b10011 b10011 = 256MB
         *  
        */
        ldr    r0, =0x70000000
        orr    r0, r0, #0x13
            mcr    p15,0,r0,c15,c2,4       @ 256M(0x70000000-0x7fffffff)

    #ifdef CONFIG_BOOT_ONENAND
        ldr    r0, =0x70000000        @ onenand controller setup
        orr    r0, r0, #0x100000
        ldr    r1, =0x4000
        orr    r1, r1, #0xe0
        str    r1, [r0]

    #if defined(CONFIG_S3C6410) || defined(CONFIG_S3C6430)
        orr    r0, r0, #300        @ disable watchdog 失能看门狗
        mov    r1, #1
        str    r1, [r0]

        mov    r1, #0x23000000        @ start buffer register
        orr    r1, r1, #0x30000
        orr    r1, r1, #0xc800
    #else
        mov    r1, =0x20000000        @ start buffer register
        orr    r1, r1, #0xc30000
        orr    r1, r1, #0xc800
    #endif

        sub    r0, r1, #0x0400        @ start address1 register

        ldr    r2, [r1, #0x84]        @ ecc bypass
        orr    r2, r2, #0x100
        str    r2, [r1, #0x84]

        mov    r3, #0x0        @ DFS, FBA
        str    r3, [r0, #0x00]
        str    r3, [r0, #0x04]        @ select dataram for DDP as 0

        mov    r4, #0x104        @ interrupt register
        mov    r5, #0x0002        @ FPA, FSA
        mov    r6, #0x0800        @ BSA

    onenand_bl1_load:
        str    r5, [r0, #0x1c]        @ save FPA, FSA
        orr    r6, r6, #0x02        @ BSC
        str    r6, [r1, #0x00]        @ save BSA, BSC
        str    r3, [r1, r4]        @ clear interrupt
        str    r3, [r1, #0x80]        @ write load command

        mov    r7, #0x100        @ need small delay

    onenand_wait_loop1:
        subs    r7, r7, #0x1
        bne    onenand_wait_loop1

        add    r5, r5, #0x2        @ next FPA, FSA
        sub    r6, r6, #0x2
        add    r6, r6, #0x200        @ next BSA
        cmp    r5, #0x8
        bne    onenand_bl1_load
    #endif

        /*
         * Go setup Memory and board specific bits prior to relocation.
         */
        
        
         //上面的属于特殊配置吧  ifdef控制的  可有可无
         //执行位于board/samsung/smdk6410/lowlevel_init.S内的lowlevel_init子程序,设置时钟相关的PLL,MUX和内存
        bl    lowlevel_init    /* go setup pll,mux,memory */

        /* when we already run in ram, we don't need to relocate(搬迁) U-Boot.测试的时候不需要拷贝
         * and actually, memory controller must be configured before U-Boot
         * is running in ram.
         */
        ldr    r0, =0xff000fff
        bic    r1, pc, r0        /* r0 <- current base addr of code */
        ldr    r2, _TEXT_BASE        /* r1 <- original base addr in ram */
        bic    r2, r2, r0         /* r0 <- current base addr of code */
        cmp     r1, r2                  /* compare r0, r1                  */
        beq     after_copy        /* r0 == r1 then skip flash copy   */

    #ifdef CONFIG_BOOT_NOR            /* relocate U-Boot to RAM */
        adr    r0, _start        /* r0 <- current position of code   */
        ldr    r1, _TEXT_PHY_BASE    /* r1 <- destination                */
        ldr    r2, _armboot_start
        ldr    r3, _bss_start
        sub    r2, r3, r2        /* r2 <- size of armboot            */
        add    r2, r0, r2        /* r2 <- source end address         */

    nor_copy_loop:
        ldmia    r0!, {r3-r10}        /* copy from source address [r0]    */
        stmia    r1!, {r3-r10}        /* copy to   target address [r1]    */
        cmp    r0, r2            /* until source end addreee [r2]    */
        ble    nor_copy_loop
        b    after_copy
    #endif

    #ifdef CONFIG_BOOT_NAND
        mov    r0, #0x1000
        bl    copy_from_nand //调用copy_from_nand子程序
    #endif

    #ifdef CONFIG_BOOT_MOVINAND
        ldr    sp, _TEXT_PHY_BASE
        bl    movi_bl2_copy
        b    after_copy
    #endif

    #ifdef CONFIG_BOOT_ONENAND
        ldr    sp, =0x50000000        @ temporary stack

    #ifdef CONFIG_S3C6400
        mov    r1, =0x20000000        @ start buffer register
        orr    r1, r1, #0xc30000
        orr    r1, r1, #0xc800
    #else
        mov    r1, #0x23000000        @ start buffer register
        orr    r1, r1, #0x30000
        orr    r1, r1, #0xc800
    #endif

        ldr    r2, [r1, #0x84]        @ ecc bypass
        orr    r2, r2, #0x100
        str    r2, [r1, #0x84]

        sub    r0, r1, #0x0400        @ start address1 register

        str    r3, [r0, #0x00]
        str    r3, [r0, #0x04]        @ select dataram for DDP as 0

        mov    r4, #0x104        @ interrupt register

        mov    r6, #0x0c00        @ fixed dataram1 sector number
        str    r6, [r1, #0x00]

        mov    r3, #0x0        @ DFS, FBA
        mov    r5, #0x0000        @ FPA, FSA
        ldr    r9, =CFG_PHY_UBOOT_BASE    @ destination

    onenand_bl2_load:
        str    r3, [r0, #0x00]        @ save DFS, FBA
        str    r5, [r0, #0x1c]        @ save FPA, FSA

        mov    r7, #0x0        @ clear interrupt
        str    r7, [r1, r4]
        str    r7, [r1, #0x80]        @ write load command

        mov    r8, #0x1000
    onenand_wait_loop2:
        subs    r8, r8, #0x1
        bne    onenand_wait_loop2

    onenand_wait_int:            @ wait INT and RI
        ldr    r7, [r1, r4]
        mov    r8, #0x8000
        orr    r8, r8, #0x80
        tst    r7, r8
        beq    onenand_wait_int

        mov    r7, #0x0        @ clear interrupt
        str    r7, [r1, r4]

        mov    r8, #0xc00        @ source address (dataram1)
        mov    r10, #0x40        @ copy loop count (64 = 2048 / 32)

        stmia    sp, {r0-r7}        @ backup

    onenand_copy_to_ram:
        ldmia    r8!, {r0-r7}
        stmia    r9!, {r0-r7}
        subs    r10, r10, #0x1
        bne    onenand_copy_to_ram

        ldmia    sp, {r0-r7}        @ restore

        add    r5, r5, #0x4        @ next FPA
        cmp    r5, #0x100        @ last FPA?
        bne    onenand_bl2_load

        /* next block */
        mov    r5, #0x0        @ reset FPA
        add    r3, r3, #0x1        @ next FBA
        cmp    r3, #0x2        @ last FBA?
        bne    onenand_bl2_load
        b    after_copy
    #endif

    #ifdef CONFIG_BOOT_ONENAND_IROM
        ldr    sp, _TEXT_PHY_BASE
        bl    onenand_bl2_copy
        b    after_copy
    #endif
    //UBOOT代码拷贝结束后,就要考虑是否启动MMU了
    after_copy:
    #ifdef CONFIG_ENABLE_MMU
    enable_mmu:
    //使能MMU
        /* enable domain access */
        ldr    r5, =0x0000ffff
        mcr    p15, 0, r5, c3, c0, 0        @ load domain access register

        /* Set the TTB register */
        ldr    r0, _mmu_table_base
        ldr    r1, =CFG_PHY_UBOOT_BASE
        ldr    r2, =0xfff00000
        bic    r0, r0, r2
        orr    r1, r0, r1
        mcr    p15, 0, r1, c2, c0, 0

        /* Enable the MMU */
    mmu_on:
        mrc    p15, 0, r0, c1, c0, 0
        orr    r0, r0, #1            /* Set CR_M to enable MMU */
        mcr    p15, 0, r0, c1, c0, 0
        nop
        nop
        nop
        nop
    #endif

    skip_hw_init:
        /* Set up the stack                            */
    stack_setup:
    #ifdef CONFIG_MEMORY_UPPER_CODE
        ldr    sp, =(CFG_UBOOT_BASE + CFG_UBOOT_SIZE - 0xc)
    #else
        ldr    r0, _TEXT_BASE        /* upper 128 KiB: relocated uboot   */
        sub    r0, r0, #CFG_MALLOC_LEN    /* malloc area  预留malloc空间                    */
        sub    r0, r0, #CFG_GBL_DATA_SIZE /* bdinfo    预留bdinfo空间                    */
    #ifdef CONFIG_USE_IRQ
        sub    r0, r0, #(CONFIG_STACKSIZE_IRQ+CONFIG_STACKSIZE_FIQ)   //预留IRQ和FIQ中断向量表空间
    #endif
        sub    sp, r0, #12        /* leave 3 words for abort-stack   12个字节给中断栈 */

    #endif

    clear_bss:   //清除bss段
        ldr    r0, _bss_start        /* find start of bss segment        */
        ldr    r1, _bss_end        /* stop here                        */
        mov     r2, #0x00000000        /* clear                            */

    clbss_l:
        str    r2, [r0]        /* clear loop...                    */
        add    r0, r0, #4
        cmp    r0, r1
        ble    clbss_l

        ldr    pc, _start_armboot

    _start_armboot:
        .word start_armboot //开始第二阶段  跳转到SDRAM中运行
        //根据CONFIG_ENABLE_MMU的配置情况,通过mmu_on使能MMU单元。接下来执行stack_setup初始化栈,调用clear_bss清除BSS段等,最终调用start_armboot,它位于lib_arm/board.c。
        //此时执行的代码已经是复制到126M处的Uboot的代码,为什么?请看_mmu_table_base引用的mmu_table在board/samsung/smdk6410/lowlevel_init.S中的定义。

    #ifdef CONFIG_ENABLE_MMU
    _mmu_table_base:
        .word mmu_table
    #endif

    /*
     * copy U-Boot to SDRAM and jump to ram (from NAND or OneNAND)
     * r0: size to be compared
     * Load 1'st 2blocks to RAM because U-boot's size is larger than 1block(128k) size
     * 一个重要的子程序是copy_from_nand,这将会把U-Boot镜像拷贝到内存中
     */
        .globl copy_from_nand
    copy_from_nand:
        mov    r10, lr        /* save return address 保存返回地址*/

        mov    r9, r0      //r0值为0x1000   就是4096
        /* get ready to call C functions  sp是栈顶指针  fp是栈底指针*/
        ldr    sp, _TEXT_PHY_BASE    /* setup temp stack pointer */
        sub    sp, sp, #12
        mov    fp, #0            /* no previous frame, so fp=0 */
        mov    r9, #0x1000
        bl    copy_uboot_to_ram   // 位于 nand_cp.c it the first C functions
     // r0存储copy_uboot_to_ram的返回值,即从FLASH向内存0x57e00000拷贝的字节数
    3:    tst     r0, #0x0
        bne    copy_failed

        ldr    r0, =0x0c000000
        ldr    r1, _TEXT_PHY_BASE   // 即CFG_PHY_UBOOT_BASE,也即0x57e00000 =  MEMORY_BASE_ADDRESS + 0x7e00000   include/configs/smdk6410.h中定义
    1:    ldr    r3, [r0], #4
        ldr    r4, [r1], #4
        teq    r3, r4
        bne    compare_failed    /* not matched */
        subs    r9, r9, #4
        bne    1b

    4:    mov    lr, r10        /* all is OK */
        mov    pc, lr     //返回

    copy_failed:
        nop            /* copy from nand failed */
        b    copy_failed

    compare_failed:
        nop            /* compare failed */
        b    compare_failed
    //如果存放在r0中的copy_uboot_to_ram的返回值不为0,则跳转到copy_failed。否则校验第一个4KB的代码是否和当前代码相同,如果不同跳转到compare_failed执行?
    //否则跳转回bl copy_from_nand后的下一条指令继续执行。接下来执行after_copy子程序。
    //验证前4K是因为,如果把UBOOT都拷贝过来应该是一样的。但不覆盖这段由硬件拷贝过来的4K内容,因为正在执行,无法打断。
    /*
     * we assume that cache operation is done before. (eg. cleanup_before_linux())
     * actually, we don't need to do anything about cache if not use d-cache in U-Boot
     * So, in this function we clean only MMU. by scsuh
     *
     * void    theLastJump(void *kernel, int arch_num, uint boot_params);
     */
    #ifdef CONFIG_ENABLE_MMU
        .globl theLastJump
    theLastJump:
        mov    r9, r0
        ldr    r3, =0xfff00000
        ldr    r4, _TEXT_PHY_BASE
        adr    r5, phy_last_jump
        bic    r5, r5, r3
        orr    r5, r5, r4
        mov    pc, r5
    phy_last_jump:
        /*
         * disable MMU stuff
         */
        mrc    p15, 0, r0, c1, c0, 0
        bic    r0, r0, #0x00002300    /* clear bits 13, 9:8 (--V- --RS) */
        bic    r0, r0, #0x00000087    /* clear bits 7, 2:0 (B--- -CAM) */
        orr    r0, r0, #0x00000002    /* set bit 2 (A) Align */
        orr    r0, r0, #0x00001000    /* set bit 12 (I) I-Cache */
        mcr    p15, 0, r0, c1, c0, 0

        mcr    p15, 0, r0, c8, c7, 0    /* flush v4 TLB */

        mov    r0, #0
        mov    pc, r9
    #endif
    /*
     *************************************************************************
     *
     * Interrupt handling
     *
     *************************************************************************
     */
    @
    @ IRQ stack frame.
    @
    #define S_FRAME_SIZE    72

    #define S_OLD_R0    68
    #define S_PSR        64
    #define S_PC        60
    #define S_LR        56
    #define S_SP        52

    #define S_IP        48
    #define S_FP        44
    #define S_R10        40
    #define S_R9        36
    #define S_R8        32
    #define S_R7        28
    #define S_R6        24
    #define S_R5        20
    #define S_R4        16
    #define S_R3        12
    #define S_R2        8
    #define S_R1        4
    #define S_R0        0

    #define MODE_SVC 0x13
    #define I_BIT     0x80

    /*
     * use bad_save_user_regs for abort/prefetch/undef/swi ...
     * use irq_save_user_regs / irq_restore_user_regs for IRQ/FIQ handling
     */

        .macro    bad_save_user_regs
        sub    sp, sp, #S_FRAME_SIZE        @ carve out a frame on current user stack
        stmia    sp, {r0 - r12}            @ Save user registers (now in svc mode) r0-r12

        ldr    r2, _armboot_start
        sub    r2, r2, #(CFG_MALLOC_LEN)
        sub    r2, r2, #(CFG_GBL_DATA_SIZE+8)    @ set base 2 words into abort stack
        ldmia    r2, {r2 - r3}            @ get values for "aborted" pc and cpsr (into parm regs)
        add    r0, sp, #S_FRAME_SIZE        @ grab pointer to old stack

        add    r5, sp, #S_SP
        mov    r1, lr
        stmia    r5, {r0 - r3}            @ save sp_SVC, lr_SVC, pc, cpsr
        mov    r0, sp                @ save current stack into r0 (param register)
        .endm

        .macro    irq_save_user_regs
        sub    sp, sp, #S_FRAME_SIZE
        stmia    sp, {r0 - r12}            @ Calling r0-r12
        add    r8, sp, #S_PC            @ !!!! R8 NEEDS to be saved !!!! a reserved stack spot would be good.
        stmdb    r8, {sp, lr}^            @ Calling SP, LR
        str    lr, [r8, #0]            @ Save calling PC
        mrs    r6, spsr
        str    r6, [r8, #4]            @ Save CPSR
        str    r0, [r8, #8]            @ Save OLD_R0
        mov    r0, sp
        .endm

        .macro    irq_restore_user_regs
        ldmia    sp, {r0 - lr}^            @ Calling r0 - lr
        mov    r0, r0
        ldr    lr, [sp, #S_PC]            @ Get PC
        add    sp, sp, #S_FRAME_SIZE
        subs    pc, lr, #4            @ return & move spsr_svc into cpsr
        .endm

        .macro get_bad_stack
        ldr    r13, _armboot_start        @ setup our mode stack (enter in banked mode)
        sub    r13, r13, #(CFG_MALLOC_LEN)    @ move past malloc pool
        sub    r13, r13, #(CFG_GBL_DATA_SIZE+8) @ move to reserved a couple spots for abort stack

        str    lr, [r13]            @ save caller lr in position 0 of saved stack
        mrs    lr, spsr            @ get the spsr
        str    lr, [r13, #4]            @ save spsr in position 1 of saved stack

        mov    r13, #MODE_SVC            @ prepare SVC-Mode
        @ msr    spsr_c, r13
        msr    spsr, r13            @ switch modes, make sure moves will execute
        mov    lr, pc                @ capture return pc
        movs    pc, lr                @ jump to next instruction & switch modes.
        .endm

        .macro get_bad_stack_swi
        sub    r13, r13, #4            @ space on current stack for scratch reg.
        str    r0, [r13]            @ save R0's value.
        ldr    r0, _armboot_start        @ get data regions start
        sub    r0, r0, #(CFG_MALLOC_LEN)    @ move past malloc pool
        sub    r0, r0, #(CFG_GBL_DATA_SIZE+8)    @ move past gbl and a couple spots for abort stack
        str    lr, [r0]            @ save caller lr in position 0 of saved stack
        mrs    r0, spsr            @ get the spsr
        str    lr, [r0, #4]            @ save spsr in position 1 of saved stack
        ldr    r0, [r13]            @ restore r0
        add    r13, r13, #4            @ pop stack entry
        .endm

        .macro get_irq_stack            @ setup IRQ stack
        ldr    sp, IRQ_STACK_START
        .endm

        .macro get_fiq_stack            @ setup FIQ stack
        ldr    sp, FIQ_STACK_START
        .endm

    /*
     * exception handlers
     */
        .align    5
    undefined_instruction:
        get_bad_stack
        bad_save_user_regs
        bl    do_undefined_instruction

        .align    5
    software_interrupt:
        get_bad_stack_swi
        bad_save_user_regs
        bl    do_software_interrupt

        .align    5
    prefetch_abort:
        get_bad_stack
        bad_save_user_regs
        bl    do_prefetch_abort

        .align    5
    data_abort:
        get_bad_stack
        bad_save_user_regs
        bl    do_data_abort

        .align    5
    not_used:
        get_bad_stack
        bad_save_user_regs
        bl    do_not_used

    #ifdef CONFIG_USE_IRQ

        .align    5
    irq:
        get_irq_stack
        irq_save_user_regs
        bl    do_irq
        irq_restore_user_regs

        .align    5
    fiq:
        get_fiq_stack
        /* someone ought to write a more effiction fiq_save_user_regs */
        irq_save_user_regs
        bl    do_fiq
        irq_restore_user_regs

    #else

        .align    5
    irq:
        get_bad_stack
        bad_save_user_regs
        bl    do_irq

        .align    5
    fiq:
        get_bad_stack
        bad_save_user_regs
        bl    do_fiq

    #endif
        .align 5
    .global arm1136_cache_flush
    arm1136_cache_flush:
            mcr    p15, 0, r1, c7, c5, 0    @ invalidate I cache
            mov    pc, lr            @ back to caller

    #if defined(CONFIG_INTEGRATOR) && defined(CONFIG_ARCH_CINTEGRATOR)
    /* Use the IntegratorCP function from board/integratorcp/platform.S */
    #elif defined(CONFIG_S3C64XX)
    /* For future usage of S3C64XX*/
    #else
        .align    5
    .globl reset_cpu
    reset_cpu:
        ldr    r1, rstctl    /* get addr for global reset reg */
        mov    r3, #0x2    /* full reset pll+mpu */
        str    r3, [r1]    /* force reset */
        mov    r0, r0
    _loop_forever:
        b    _loop_forever
    rstctl:
        .word    PM_RSTCTRL_WKUP

    #endif

  • 相关阅读:
    .net(关于字符串的相等问题[比较重要])
    .net(基本数据类型,枚举类型,枚举字符串的相互转化)
    如何安全的读入一个整数或者浮点数
    .net(数组)
    什么是EAI?
    PowerShell 入门
    sql server 2005 如何删除前几条记录或重复记录
    如何查看客户端的IP地址,机器名,MAC地址,登陆名等信息
    sql server 2005 几个常用的存储过程或函数
    ASP.NET 母版页的加载顺序
  • 原文地址:https://www.cnblogs.com/autum/p/uboot.html
Copyright © 2011-2022 走看看